Zaujímavosti o referátoch
Ďaľšie referáty z kategórie
Logické riadenie technologických procesov
Dátum pridania: | 30.11.2002 | Oznámkuj: | 12345 |
Autor referátu: | IronGirl | ||
Jazyk: | Počet slov: | 1 593 | |
Referát vhodný pre: | Stredná odborná škola | Počet A4: | 21.4 |
Priemerná známka: | 2.99 | Rýchle čítanie: | 35m 40s |
Pomalé čítanie: | 53m 30s |
2 : Preveďme analýzu sekvenčného obvodu zo štyroch hradiel NAND.
S ┌─┐ Y1 ┌─┐ Yn, Yn+1
────┬─┤&│────────────┤&│──┬─────────
└─┤ │ ┌──┤ │ │
└─┘ │ └─┘ │
R ┌─┐ │ ┌─┐ │ _ _
────┬─┤&│ Y2 └──┤&│ │ Yn, Yn+1
└─┤ │────────────┤ │──┴─────────
└─┘ └─┘
4.
_ _ _
a) Y1=S Yn=Y1.Yn Yn+1=Y1.Yn
_ _ _
Y2=R Yn=Y2.Yn Yn+1=Y2.Yn
_ _ _____ _ ____ _
b) Yn+1=Y1.Yn= S.Y2.Yn= S.R.Yn= S + R.Yn
_____ _ _____ _ _ _ _ _
Yn+1=Y2.Yn= R.Y1.Yn= R.S.Yn= R + S.Yn
┌────┬┬───┬───┬───┬┬────┬────┐
│ S ││ S │ R │ Yn││Yn+1│Yn+1│
├────┼┼───┼───┼───┼┼────┼────┤
│ 0 ││ 0 │ 0 │ 0 ││ 0 │ 1 │
│ 1 ││ 0 │ 0 │ 1 ││ 1 │ 0 │
│ 2 ││ 0 │ 1 │ 0 ││ 0 │ 1 │
│ 3 ││ 0 │ 1 │ 1 ││ 0 │ 1 │
├────┼┼───┼───┼───┼┼────┼────┤
│ 4 ││ 1 │ 0 │ 0 ││ 1 │ 0 │
│ 5 ││ 1 │ 0 │ 1 ││ 1 │ 0 │
│ 6 ││ 1 │ 1 │ 0 ││ 1 │ 1 │ zakázaný
│ 7 ││ 1 │ 1 │ 1 ││ 1 │ 1 │ stav
└────┴┴───┴───┴───┴┴────┴────┘
_______ S _ _______ S Yn+1 _______ R Yn+1 _______ R
00 01 11 10 00 01 11 10
┌───┬───┬───┬───┐ ┌───┬───┬───┬───┐
0│ 0 │ 1 │ Z │ 0 │ 0│ 1 │ 0 │ Z │ 1 │
├───┼───┼───┼───┤ _ ├───┼───┼───┼───┤
Yn│ 1│ 1 │ 1 │ Z │ 0 │ Yn│ 1│ 0 │ 0 │ Z │ 1 │
│ └───┴───┴───┴───┘ │ └───┴───┴───┴───┘
Výsledkom je poznatok, že daný obvod môže pracovať ako pamäťový prvok, pokiaľ zakážeme neprístupný stav, keď súčasne R=1 aj S=1. Je to RS K.O.
Syntéza L.O. je postup, pri ktorom zo zadaného technolog. systému a požiadaviek na jeho riadenie navrhujeme konkrétny L.O., ktorý realizuje tieto požiadavky :
a) etapa systémového návrhu - na základe znalosti celého technolog.
procesu, ako riadeného objektu a požadovaného algoritmu riadenia, znalosti blokovacích podmienok a signalizácie si stanovíme cieľ riadiaceho procesu. Z cieľovej funkcie formulujeme požadované správanie pomocou :
1. pravdivostnej tabuľky
2. Karnaughovej mapy
3. časovými diagramami
4. časovým opisom
b) etapa logického návrhu - zo zadaného správania riad. systému, alebo podsystému vyjadríme v alg. forme logickú funkciu a pre- vedieme jej minimalizáciu. Po výbere vhodných logických členov, navrhneme schému zapojenia týchto členov, konkrétne elektrické zapojenie a konštrukčné.
5.
Zadanie č. 1 : Navrhnite L.O. na vyhodnotenie inf o stave zariadenia, keď na zabezpečenie spoľahlivého prenosu tejto inf. sa prenos uskutočňuje troma prenosovými kanálmi súčasne. Vo vyhodnocovacom zariadení je potom táto inf.